您好,欢迎来到微智科技网。
搜索
您的当前位置:首页电子拔河游戏机设计全文

电子拔河游戏机设计全文

来源:微智科技网


数字逻辑与数字系统课程

设计报告

设计题目:拔河游戏机

专业班级: 计算机科学与技术08-2班 学 生: 程杨杨 20082567 同组学生: 郑 恒 2008 指导教师:

1 / 18

拔河游戏机

摘要:本实验使我们进一步掌握数字电子技术的理论知识,培养学生工程设计能力和综合分析问题、解决问题的能力

本课程设计的内容就是采用74LS00、74LS193、4线-16线译码器

CC4514、74LS02、CC 4518设计的一个电子拔河游戏机,该游戏机具有整形、 计数、译码、控制、复位等功能,设计原理简单易懂,所设计的游戏机的游戏规 则和真的拔河比赛规则相类似。

目录

一.设计任务与要求………………………………………… 1 1.设计任务 …………………………………………………… 1 2.设计要求 …………………………………………………… 1 二.总体设计方案………………………………………………… 1 1.设计思路……………………………………………………… 1 2.电路设计原理………………………………………………… 1 3.两个方案的对比……………………………………………… 6 4. 实验方案论证………………………………………………… 6 5. 实验目的……………………………………………………… 6 6. 实验器件……………………………………………………… 7

三.单元电路设计与参数计算 ……………………………… 7

1. 整形电路……………………………………………………… 7 2. 计数电路……………………………………………………… 7 3. 译码电路……………………………………………………… 8 4. 胜负显示电路………………………………………………… 9

四.总原理图及元器件清单 …………………………………… 11

1. 总原理图…………………………………………………………11 2. 说明………………………………………………………………14 3. 元器件清单………………………………………………………14

五.结论与心得…………………………………………………… 15

2 / 18

六.参考文献…………………………………………………………16

一. 设计任务与要求

设计思路

给定实验设备和主要元器件按照电路设计的各部分组成一个完整的拔河游戏机。 1. 拔河游戏机共有15个发光二级管,开机后只有中间一个发亮,以此作为拔河的

中心线,游戏双方各持一个按键,迅速地,不断地按动以产生脉冲,谁按的快,亮点向谁方向移动,每按一次,亮点移动一次,移到任一方终端二极管发亮,这一方就得胜,此时双方按键均无作用,输出保持,只有经复位后才使亮点恢复到中心线。 2. 用七段数码管显示胜者取胜的盘数。

任务与要求:

1. 设计一个模拟拔河游戏比赛的逻辑电路。

2. 电路使用15个发光二极管,开机后只有在拔河绳子中间的发光二极管亮。

3. 比赛双方各持一个按钮,快速不断地按动按钮,产生脉冲,谁按得快,发光的二

极管就向谁的方向移动,每按一次,发光二极管移动一位。

4. 亮的发光二极管移到任一方的终点时,该方就获胜,此后双方的按钮都应无作用,

状态保持,只有当栽判按动复位后,在拔河绳子中间的发光二极管重新亮。 5. 用七段数码管显示双方的获胜盘数。 6. 根据设计要求合理选择方案。

二、总体设计方案:

2.1、设计思路

1.该设计的主要任务是控制“电子绳”发亮的LED管由中点向速度快的一方

移动,而阻止向另一方移动。用可预制的加/减计数器作主要器件,用计数器的输出状态通过译码器控制LED发亮。当向计数器输入“加脉冲”时,使其作加运算而发亮的LED向增大的一方移动,相反,当输入“减脉冲”时,发亮的LED向相反的方向移动。

2.当一局比赛结束,即发亮的LED移动某一方的终点时,由点亮该终点灯的信号使电路封锁加/减脉冲信号的作用,既实现电路的自锁,使加/减脉冲无效。同时,使电路自动加分。

3.控制电路部分应能够控制由振荡器产生的脉冲信号进入计数器的加/减脉冲输入端,其进入方向由参赛双方输入的按键信号决定。

2.2、电路设计原理

拔河游戏机用15个电平指示灯排列成一行,开机后只有中间一个点亮,有以此作为拔河的中心线,游戏双方各持一个按键,迅速地、不断地按动产生脉冲,谁按得快,亮点向谁方向移动,每按一次,亮点移动一次。移到任一方终端指示灯点亮,这

3 / 18

一方就得胜,此时双方按键均无作用,输出保持,只有经复位后才使亮点恢复到中心线。最后,显示器显示胜者的盘数。

图1电子拔河游戏机原理框图

复位甲方队员乙方队员脉冲产生器可逆计数器译码器甲方赢的盘数控制器数码管显示电路乙方赢的盘数 图2 拔河游戏机的电路框图。

4 / 18

可逆计数器74LS193原始状态输出4位二进制数0000,经译码器输出使中间的一只电平指示灯点亮。当按动A、B两个按键时,分别产生两个脉冲信号,经整形后分别加到可逆计数器上,可逆计数器输出的代码经译码器译码后驱动电平指示灯点亮并产生位移,当亮点移到任何一方终端后,由于控制电路的作用,使这一状态被锁定,而对输入脉冲不起作用。如按动复位键,亮点又回到中点位置,比赛又可重新开始。 将双方终端指示灯的正端分别经两个与非门后接到2个十进制计数器CC4518的使能端EN,当任一方取胜,该方终端指示灯点亮,产生1个下降沿使其对应的计数器计数。这样,计数器的输出即显示了胜者取胜的盘数。

方案一

1.编码电路:

由双时钟二进制同步可逆计数器74LS193构成,它有2个输入端,4个输出端,能进行加/减计数。

5 / 18

2.整形电路:

由与门74LS08和与非门74LS00构成。因74LS193是可逆计数器,控制加减的CP脉冲分别加至5脚和4脚,此时当电路要求进行加法计数时,减法输入端CPD必须接高电平;进行减法计数时,加法输入端CPU也必须接高电平,若直接由A、B键产生的脉冲加到5脚或4脚,就有很多时机在进行计数输入时另一计数输入端为低电平,使计数器不能计数,双方按键均失去作用,拔河比赛不能正常进行。加一整形电路,使A、B二键出来的脉冲经整形后变为一个占空比很大的脉冲,这就减少了进行某一计数时另一计数输入为低电平的可能性,从而使每按一次键都有可能进行有效的计数。

图3为整形电路图。

图3

3.译码电路:

由4线-16线译码器CC4514构成。译码器的输出Y0~Y15中选出15个接电平指示灯,电平指示灯的负端接地,而正端接译码器;这样,当输出为高电平时电平指示灯点亮。

比赛准备,译码器输入为0000,Y0输出为1,中心处指示灯首先点亮,当编码器进行加法计数时,亮点向右移,进行减法计数时,亮点向左移。

4.控制电路:

由或非门74LS02构成,其作用是指示出谁胜谁负。当亮点移到任何一方的终端时,判该方为胜,此时双方的按键均宣告无效。将双方终端指示灯的正接至或非门的2个输入端,当获胜一方为“1”,而另一方则为“0”,或非门输出为“0”,再送到74LS193计数器的置数端 LD ,于是计数器停止计数,处于预置状态,由于计数器数据端D0、D1、D2、D3和输出Q0、Q1、Q2、Q3对应相连,输入也就是输出,从而使计数器对脉冲不起作用。

5.胜负显示:

由计数器CC4518和译码显示器构成。将双方终端指示灯正极经与非门输出后分别接到2个CC4518计数器的CP端,CC4518的两组4位BCD码分别接到实验箱中的两组译码显示器的8、4、2、1插孔上。当一方取胜时,该方终端指示灯发亮,产生一个上升沿,使相应的计数器进行加一计数,于是就得到了双方取胜次数的显示,若1位数不够,则进行2位数的级连。

方案二

本课题,可以用两片74LS192代替74LS193,先将两片74LS192连接成100进制的可逆,然后将其改成十六进制的计数器。用一全加器将两片74LS192的输出信号八位转化成四位,再接给CC4514的输入端。

6 / 18

控制电路也可由异或门74LS86和与非门74LS00构成。将双方终端指示灯的正接至异或门的2个输入端,当获胜一方为“1”,而另一方则为“0”,异或门输出为“1”,经与非门产生低电平“0”,再送到两74LS192计数器的置数端LD,于是计数器停止计数,处于预置状态,此时,同样将各自计数器数据端D0、D1、D2、D3和输出Q0、Q1、Q2、Q3对应相连,则输入也就是输出,从而使计数器对脉冲不起作用。

电路的其他部分不变。

两个方案的对比:

两方案对比,明显方案一优于方案二,方案二要多加一块计数器和一块全加器,这样无疑增加了电路的成本,且方案一的连接较为简单,但当没有74LS193芯片时,我们可以用方案二代替方案一。所以在方案的选择上一般选择方案一。

2.3 设计方案论证:

该控制系统由输入、输出和控制器模块构成。输入模块完成裁判启动命令和两个按钮信号的输入,其逻辑关系由门电路实现;控制器模块完成对输入脉冲信号的统计,由可预置加/减计数器构成,其预置数为0100,作为加/减计数的起点,加/减计数的脉冲源分别取自两个按钮信号,计数器输出状态变量进入输出模块;输出模块完成计数器统计信号的翻译与显示(可由发光二极管完成)并给出一个此次比赛结束信号。

2.4实验目的:

1.学习数字电路中基本RS触发器、计数、译码显示等单元电路的综合应用。2.熟悉拔河游戏机的工作原理。

3.复习数字电路中RS触发器、4线—16线译码器、计数器、译码显示器等部分内容。 4.分析拔河游戏机组成、各部分功能及工作原理。查出各芯片引脚排列及功能。

2.5实验器件:

CC4514 4线—16线译码器 CC4518 双同步十进制计数器 74LS193 同步二进制可逆计数器 74LS00 四2输入与非门 74LS08 四2输入与门

74LS86 四2输入异或门

7 / 18

三、单元电路设计与参数计算

1.整形电路:

VCC5VR11.0kJ101X1U1AU1B32.5 V U1C4U1D774LS00D2674LS00D74LS00D74LS00DKey = AVCCU3AR21.0k574LS00DX2R31.0kJ208U2AU2B102.5 V U2C11U2D1474LS00D974LS00D74LS00D74LS00DKey = B13U3BR41.0k1274LS00D

3. 计数电路:

8 / 18

VCCVCC05VVCCJ1J22780VCC05VVCC5VVCCKey = A1Key = BJ3Key = C141191011545VCCWNUPDCBAU2CLRADDO~LOU1O74LS193NJ4VCC~CO~BQDQCQBQA0DCD_HEX_BLUE12137623Key = D65431234

74LS193是双时钟4位二进制同步可逆计数器。

74LS193的特点是有两个时钟脉冲(计数脉冲)输入端CPU和CPD。在RD=0、LD=1的条件下,作加计数时,令CPD=1,计数脉冲从CPU输入;作减计数时,令CPU=1,计数脉冲从CPD输入。此外,74LS193还具有异步清零和异步预置数的功能。当清零信号RD=1时,不管时钟脉冲的状态如何,计数器的输出将被直接置零;当RD=0,LD=0时,不管时钟脉冲的状态如何,将立即把预置数数据输入端A、B、C、D的状态置入计数器的QA、QB、QC、QD端,称为异步预置数。

3. 译码电路:

9 / 18

5V

VCCVCC05VJ1J3VCCVCC05VKey = AKey = CVCCVCC05VJ2363735VCC5VJ438VCC0Key = BVCCVCC05VKey = D231~EELA3A2A1A022213227342829302526151613141920171845678109112433233132202122O15O14O13O12O11O10O9O8O7O6O5O4O3O2O1O0U54514BD_5VX15X14X13X12X11X10X9X8X7X6X5X4X3X2X12.5 V 2.5 V 2.5 V 2.5 V 2.5 V 2.5 V 2.5 V 2.5 V 2.5 V 2.5 V 2.5 V 2.5 V 2.5 V 2.5 V 2.5 V

4.胜负显示电路

VCC5VVCC0VCCJ2J10VCC5VU10Key = A11U8Key = BDCD_HEX_BLUEVCC5VVCCDCD_HEX_BLUE1VCC12341235344U7A271EN1MR1CP11A1B1C1D34561076U7B65431D1C1B1ACP1MR1EN11722VCC5VVCC5VJ4VCC4518BD_5VKey = C04518BD_5V

CC4518双四位异步BCD码加法计数器 Cr:异步清零端(复位端),高电平有效。

CP,EN:计数器工作状态控制与时钟脉冲输入端。 QD,QC,QB,QA :计数器四位数据输出端。 CC4518逻辑功能如表3-4-2所示。

10 / 18

清零 计数 保持 计数 保持

VCC5VVCC0输入 Cr 1 0 0 0 CP X ↑ X 0 EN X 1 0 ↓ 0 输出 QD QC QB QA 0 0 0 BCD码加法计数 保持 BCD码加法计数 保持 0 1 X CC4518逻辑功能 VCCJ2J10VCC5VU10Key = A11U8Key = BDCD_HEX_BLUEVCC5VVCCDCD_HEX_BLUE1VCC12341235344U7A271EN1MR1CP11A1B1C1D34561076U7B65431D1C1B1ACP1MR1EN11722VCC5VVCC5VJ4VCC4518BD_5VKey = C04518BD_5V

(1)将来关C置高,通过CC4518的清零端RD使数码管显示为 0。在总电路中,使甲乙双方比赛之前,完成复位的作用。

VCC5VVCC0VCCJ2J10VCC5VU10Key = A11U8Key = BDCD_HEX_BLUEVCC5VVCCDCD_HEX_BLUE1VCC12341235344U7A271EN1MR1CP11A1B1C1D34561076U7B65431D1C1B1ACP1MR1EN11722VCC5VVCC5VJ4VCC4518BD_5VKey = C04518BD_5V

(2)将C置低,使CC4518进入计数功能,当通过开关A给左边的CC4518加脉冲时,经过它的计数功能,它所接的译码显示器开始显示数据,从0加到9。在总的电路中,CC4518的脉冲是通过乙方的最左端的发光二极管发光来给的,故当乙方最左端的二极管发光使,乙方的胜负显示器上便会加数,来说明乙方获胜。

11 / 18

VCC5VVCC0VCCJ2J10VCC5VU10Key = A11U8Key = BDCD_HEX_BLUEVCC5VVCCDCD_HEX_BLUE1VCC12341235344U7A271EN1MR1CP11A1B1C1D34561076U7B65431D1C1B1ACP1MR1EN11722VCC5VVCC5VJ4VCC4518BD_5VKey = C04518BD_5V(3)将C置低,使CC4518进入计数功能,当通过开关B给右边的CC4518加脉冲时,经过它的计数功能,它所接的译码显示器开始显示数据,从0加到9。在总的电路中,CC4518的脉冲是通过甲方的最右端的发光二极管发光来给的,故当甲方最右端的二极管发光使,甲方的胜负显示器上便会加数,来说说明甲方获胜。

四、总原理图及元器件清单

1.总原理图

VCC5VR11.0kJ101VCCU1A2U1B3U1C4J3U1D15035VCC5V74LS00D674LS00D74LS00D74LS00D13Key = CKey = A1411CLR~LOADR21.0kVCC5DOWNUPDCBAU3A910115451213R31.0kJ207U2A8U2B9U2C10U2DVCCVCC7623QDQCQBQA14~CO~BO74LS00DU474LS193D74LS00D1274LS00D74LS00DU6A74LS02D5V1617181974LS00D0Key = BU3BR41.0k11231~EELA3A2A1A074LS00D22213230313233282915161314192017184567810911O15O14O13O12O11O10O9O8O7O6O5O4O3O2O1O0U54514BD_5V2027242526212223X15X14X13X12X11X10X9X8X7X6X5X4X3X2X12.5 V 2.5 V 2.5 V 2.5 V 2.5 V 2.5 V 2.5 V U102.5 V 2.5 V 2.5 V 342.5 V 2.5 V 2.5 V 2.5 V 2.5 V U8DCD_HEX_BLUEVCC5VVCCDCD_HEX_BLUEVCC12341234U7A271EN1MR1CP11A1B1C1D34563936373842404341U7B65431D1C1B1ACP1MR1EN1172VCC5VVCC5VJ4VCC4518BD_5V44Key = D04518BD_5V

12 / 18

(1)将开关C、D先置高 ,即通过74LS193的清零端CR和CC4518的清零端RD使中 心发光二极管发光和胜负显示器为0。

VCC5VR11.0kJ101VCCU1A2U1B3U1C4J3U1D15035VCC5V74LS00D674LS00D74LS00D74LS00D13Key = CKey = A1411CLR~LOADR21.0kVCC5DOWNUPDCBAU3A910115451213R31.0kJ207U2A8U2B9U2C10U2DVCCVCC7623QDQCQBQA14~CO~BO74LS00DU474LS193D74LS00D1274LS00D74LS00DU6A74LS02D5V1617181974LS00D0Key = BU3BR41.0k11231~EELA3A2A1A074LS00D22213230313233282915161314192017184567810911O15O14O13O12O11O10O9O8O7O6O5O4O3O2O1O0U54514BD_5V2027242526212223X15X14X13X12X11X10X9X8X7X6X5X4X3X2X12.5 V 2.5 V 2.5 V 2.5 V 2.5 V 2.5 V 2.5 V U102.5 V 2.5 V 2.5 V 342.5 V 2.5 V 2.5 V 2.5 V 2.5 V U8DCD_HEX_BLUEVCC5VVCCDCD_HEX_BLUEVCC12341234U7A271EN1MR1CP11A1B1C1D34563936373842404341U7B65431D1C1B1ACP1MR1EN1172VCC5VVCC5VJ4VCC4518BD_5V44Key = D04518BD_5V

(2)将开关C、D先置低 ,即使74LS193的清零端CR和CC4518的清零端RD为低,使74LS193 和CC4518进入工作状态,此时甲乙双方分别快速按动键A、B,使74LS193计数器进行加减运算,可以看到发光二极管左右移动,上图中为甲方获胜的情形,下图为乙方获胜的情形。甲乙双方的得分为1:1。

13 / 18

VCC5VR11.0kJ101VCCU1A2U1B3U1C4J3U1D15035VCC5V74LS00D674LS00D74LS00D74LS00D13Key = CKey = A1411CLR~LOADR21.0kVCC5DOWNUPDCBAU3A910115451213R31.0kJ207U2A8U2B9U2C10U2DVCCVCC7623QDQCQBQA14~CO~BO74LS00DU474LS193D74LS00D1274LS00D74LS00DU6A74LS02D5V1617181974LS00D0Key = BU3BR41.0k11231~EELA3A2A1A074LS00D22213230313233282915161314192017184567810911O15O14O13O12O11O10O9O8O7O6O5O4O3O2O1O0U54514BD_5V2027242526212223X15X14X13X12X11X10X9X8X7X6X5X4X3X2X12.5 V 2.5 V 2.5 V 2.5 V 2.5 V 2.5 V 2.5 V U102.5 V 2.5 V 2.5 V 342.5 V 2.5 V 2.5 V 2.5 V 2.5 V U8DCD_HEX_BLUEVCC5VVCCDCD_HEX_BLUEVCC12341234U7A271EN1MR1CP11A1B1C1D34563936373842404341U7B65431D1C1B1ACP1MR1EN1172VCC5VVCC5VJ4VCC4518BD_5V44Key = D04518BD_5V

VCCJ35VVCC5VR11.0kJ101U1A2U1B3U1C4VCC0U1D153574LS00D674LS00D74LS00D74LS00D13Key = CKey = A1411CLR~LOADR21.0kVCC5DOWNUPDCBAU3A910115451213R31.0kJ207U2A8U2B9U2C10U2DVCCVCC7623QDQCQBQA14~CO~BO74LS00DU474LS193D74LS00D1274LS00D74LS00DU6A74LS02D5V1617181974LS00D0Key = BU3BR41.0k11231~EELA3A2A1A074LS00D22213230313233282915161314192017184567810911O15O14O13O12O11O10O9O8O7O6O5O4O3O2O1O0U54514BD_5V2027242526212223X15X14X13X12X11X10X9X8X7X6X5X4X3X2X12.5 V 2.5 V 2.5 V 2.5 V 2.5 V 2.5 V 2.5 V U102.5 V 2.5 V 2.5 V 342.5 V 2.5 V 2.5 V 2.5 V 2.5 V U8DCD_HEX_BLUEVCC5VVCCDCD_HEX_BLUEVCC12341234U7A271EN1MR1CP11A1B1C1D34563936373842404341U7B65431D1C1B1ACP1MR1EN1172VCC5VVCC5VJ4VCC4518BD_5V44Key = D04518BD_5V

14 / 18

2.说明

按键A、B通过整形电路给计数电路加脉冲,使74LS193完成加减运算,输出结果送到译码器的输入端,使译码器CC4514完成译码功能,通过输出端来控制发光二极管的发光情况。当最左端或最右端的发光二极管发光时,

3.元器件清单

15 / 18

四、各逻辑门的引脚图

1、74LS00的引脚图。 2、74LS02的引脚图。

VCC 4B 4A 4Y 3B 3A 3Y 14 13 12 11 10 9 8 VCC 4B 4A 4Y 3B 3A 3Y 14 13 12 11 10 9 8 74LS00 1 2 3 4 5 6 7 1 2 74LS02 3 4 5 6 7 1A 1B 1Y 2A 2B 2Y GND 1A 1B 1Y 2A 2B 2Y GND 3、74LS08的引脚图。 4、74LS193的引脚图。

VCC 4B 4A 4Y 3B 3A 3Y 14 13 12 11 10 9 8 VCC D0 CR BO CO LD D2 D3 16 15 14 13 12 11 10 9 74LS08 1 2 3 4 5 6 7 74LS193 1 2 3 4 5 6 7 8 1A 1B 1Y 2A 2B 2Y GND D1 Q1 Q0 CPD CPU Q2 Q3 GND

5、4线-16线译码器CC4514的引脚图。

VDD INH A3 A2 Y10 Y11 Y8 Y9 Y14 Y15 Y12 Y13 24 23 22 21 20 19 18 17 16 15 14 13 CC4514 1 2 3 4 5 6 7 8 9 10 11 12 LE A0 A1 Y7 Y6 Y5 Y4 Y3 Y1 Y2 Y0 VSS

6、CC4518的引脚图。

VDD 2RD 2Q3 2Q2 2Q1 2Q0 2EN 2CP 16 15 14 13 12 11 10 9 CC4518 1 2 3 4 5 6 7 8 1CP 1EN 1Q0 1Q1 1Q2 1Q3 1RD VSS

16 / 18

五.设计总结:

拔河游戏机共有15个发光二级管,开机后只有中间一个发亮,以此作为拔河的中心线,游戏双方各持一个按键,迅速地,不断地按动以产生脉冲,谁按的快,亮点就向谁的方向移动,每按一次,亮点移动一次,移到任一方终端二极管发亮,这一方就得胜,此时双方按键均无作用,输出保持,只有经复位后才使亮点恢复到中心线, 用七段数码管显示胜者取胜的盘数。

本实验通过设计多谐振荡器提供输入脉冲,用可逆计数器,译码器,将甲乙双方的输入转换为脉冲,再经过译码,显示译码器和七段数码管实现电路的记分功能。用开关设计的裁判可以实现电路的记分和清零功能。

因74LS193是可逆计数器,控制加减的CP脉冲分别加至5脚和4脚,此时当电路要求进行加法计数时,减法输入端CPD必须接高电平;进行减法计数时,加法输入端CPU也必须接高电平,若直接由A、B键产生的脉冲加到5脚或4脚,就有很多时机在进行计数输入时另一计数输入端为低电平,使计数器不能计数,双方按键均失去作用,拔河比赛不能正常进行。需加一整形电路,使A、B二键出来的脉冲经整形后变为一个占空比很大的脉冲,这样就可减少了进行某一计数时另一计数输入为低电平的可能性,从而使每按一次键都有可能进行有效的计数。整形电路由与非门和与门实现。

六.实验心得与体会

经过一个多星期的努力和付出的汗水,终于把课程设计做完了。真是不容易呀,一份耕耘,一份收获。这次课程设计给了我许多收获。本次课程设计后我对数字电子技术有了更进一步的熟悉,实际操作和课本上的知识有很大联系,但又高于课本,一个看似很简单的电路,要动手把它设计出来就比较困难了,因为是设计要求我们在以后的学习中注意这一点,要把课本上所学到的知识和实际联系起来,同时通过本次电路的设计,不但巩固了所学知识,也使我们把理论与实践从真正意义上结合起来,增强了学习的兴趣,考验了我们借助互联网络搜集、查阅相关文献资料,和组织材料的综合能力。不仅这样,还使我熟悉掌握了WORD文档的编辑。

通过设计拔河游戏机控制电路,让我对数字逻辑这门课有了更深刻的了解,对电子器件的认识也不再停留在字面上,实现了从理论到实践的飞跃。我了解到理论和实践是分不开的。只有理论不行,当你面对一堆元气件时,你会茫然不知所措;可只懂实践也不行,当别人问你为什么会这样,怎么样才算正确,你如果说凭感觉是不足以服人的。学习的目的就是去应用,只有实践才能将书本知识转化为实用的技能。

17 / 18

参考文献:

[1] 湖南大学 彭介华主编《电子技术课程设计指导》,高等教育出版社

[2] 李国丽 朱维勇 《电子技术实验指导书》 中国科技大学出版社 [3] 蔡惟铮主编:《数字电子线路基础》,哈尔滨,哈尔滨工业大学出版社,1988年

[4] 李士雄、丁康源主编:《数字集成电子技术教程》,高等教育出版社,1993年 [5] 方建中主编《电子线路实验》,浙江大学出版社,2001年 [6] 康华光主编《电子技术基础.数字部分(第四版)》,高等教育出版社

18 / 18

因篇幅问题不能全部显示,请点此查看更多更全内容

Copyright © 2019- 7swz.com 版权所有 赣ICP备2024042798号-8

违法及侵权请联系:TEL:199 18 7713 E-MAIL:2724546146@qq.com

本站由北京市万商天勤律师事务所王兴未律师提供法律服务